Logo video2dn
  • Сохранить видео с ютуба
  • Категории
    • Музыка
    • Кино и Анимация
    • Автомобили
    • Животные
    • Спорт
    • Путешествия
    • Игры
    • Люди и Блоги
    • Юмор
    • Развлечения
    • Новости и Политика
    • Howto и Стиль
    • Diy своими руками
    • Образование
    • Наука и Технологии
    • Некоммерческие Организации
  • О сайте

Скачать или смотреть Design and FPGA Implementation of a Reconfigurable Digital Down Converter for Wideband Applications

  • Nxfee Innovation VLSI IEEE Transaction
  • 2018-09-25
  • 448
Design and FPGA Implementation of a Reconfigurable Digital Down Converter for Wideband Applications
Design and FPGA Implementation of a Reconfigurable Digital Down Converter for Wideband ApplicationsVLSI IEEE Transaction 2018BUY VLSI Projects on On-lineVLSI Latest Projects on On-lineVLSI Low Power ProjectsVLSI High Speed ProjectsVLSI Area Efficient ProjectsVLSI Image processing ProjectsVLSI Back-end projects
  • ok logo

Скачать Design and FPGA Implementation of a Reconfigurable Digital Down Converter for Wideband Applications бесплатно в качестве 4к (2к / 1080p)

У нас вы можете скачать бесплатно Design and FPGA Implementation of a Reconfigurable Digital Down Converter for Wideband Applications или посмотреть видео с ютуба в максимальном доступном качестве.

Для скачивания выберите вариант из формы ниже:

  • Информация по загрузке:

Cкачать музыку Design and FPGA Implementation of a Reconfigurable Digital Down Converter for Wideband Applications бесплатно в формате MP3:

Если иконки загрузки не отобразились, ПОЖАЛУЙСТА, НАЖМИТЕ ЗДЕСЬ или обновите страницу
Если у вас возникли трудности с загрузкой, пожалуйста, свяжитесь с нами по контактам, указанным в нижней части страницы.
Спасибо за использование сервиса video2dn.com

Описание к видео Design and FPGA Implementation of a Reconfigurable Digital Down Converter for Wideband Applications

This brief presents a field-programmable gate array-based implementation of a reconfigurable digital down converter (DDC) that can process input bandwidth of up to 3.6 GHz and provide a flexible down-converted output. The proposed DDC consists of a mixer and a resampling filter. The resampling filter can work at much higher clock rate. The reason is that all the single-cycle recursive loops in the re sampling filter are pipelined by using either real/imaginary part-time multiplexing or parallel processing technique. With features like arbitrary sampling rate conversion, and dynamic configuration, the proposed design is highly flexible, so that it can generate a down-converted output with sampling rate, selectable within the range of 1 kS/s–225 MS/s. Moreover, the flexibility is further improved by being able to specify the output sampling rate and center frequency to a resolution of less than 1 S/s. The experimental results show that the proposed design can achieve the same functionality as the existing work but with fewer hardware resources.

Комментарии

Информация по комментариям в разработке

Похожие видео

  • О нас
  • Контакты
  • Отказ от ответственности - Disclaimer
  • Условия использования сайта - TOS
  • Политика конфиденциальности

video2dn Copyright © 2023 - 2025

Контакты для правообладателей [email protected]