FLIP FLOP JK- DISEÑO CON TABLAS DE ESTADO Y TABLAS DE EXITACION

Описание к видео FLIP FLOP JK- DISEÑO CON TABLAS DE ESTADO Y TABLAS DE EXITACION

En este segundo video dedicado al diseño de circuitos secuenciales con FF JK se desarrolla parte del diseño utilizando el mismo ejemplo del diseño con FF tipo D. Se explica la tabla de exitación del FF JK y luego en base a ella se deducen los valores de las entradas que deben tener los flip flop. Por último y utilizando los mapas de Karnaugh se encuentran las ecuaciones lógicas para JA y KA como ejemplo. Por último se comenta las ventajas del diseño con FF JK para diseños con componentes LSI y MSI. Al final se comenta sobre la existencia de tres métodos mas de diseño de circuitos secuenciales que se usan para el diseño de hardware de computadoras con componentes programables en gran escala.

VIDEOS PREVIOS RELACIONADOS:
   • SD18A-CIRCUITOS SECUENCIALES SÍNCRONO...  
   • SD18B- FLIP FLOP JK Y FLIP FLOP D.  
   • Видео  

PD: Se me olvido dibujar el círculo en la salida de la compuerta NOR EXCLUSIVA.

Комментарии

Информация по комментариям в разработке