क्या आपने कभी सोचा है कि कंप्यूटर को प्रोग्राम या वीडियो गेम लोड करने में समय क्यों लगता है? इसके अलावा, कभी सोचा है कि आपका कंप्यूटर DRAM और SSDs दोनों का उपयोग क्यों करता है जब वे दोनों डेटा स्टोर करने के लिए उपयोग किए जाते हैं?
जादातर समय हार्ड ड्राइव या SSD से DRAM या डायनेमिक रैंडम एक्सेस मेमोरी में डेटा ले जाने में व्यतीत होता है, जो आपके कंप्यूटर के अंदर काम करने वाली मेमोरी है। इस वीडियो में, हम DRAM के बारे में बहुत गहराई से जाने वाले हैं। हम देखेंगे कि यह आपके कंप्यूटर के अन्य भागों से कैसे जुड़ता है, और फिर हम पता लगाएंगे कि DRAM नैनोस्कोपिक कैपेसिटर में गीगाबाइट डेटा कैसे संग्रहीत कर सकता है। उसके बाद, हम DRAM के तीन मुख्य कार्यों को कवर करेंगे: पढ़ना, लिखना और ताज़ा करना। और अंत में, हम DRAM के कुछ और जटिल पहलुओं में गहराई से गोता लगाएँगे जो इसे इतना आश्चर्यजनक रूप से तेज़ बनाते हैं जैसे मुड़ा हुआ DRAM आर्किटेक्चर। हम यह भी जानेंगे कि बर्स्ट बफ़र्स क्या होते हैं, और DRAM मेमोरी सेल्स के इतने सारे बैंक क्यों हैं।
क्या आप इन डेप्थ इंजीनियरिंग और प्रौद्योगिकी शिक्षा का समर्थन करना चाहते हैं? आप हमे support कर सकते है -
Patreon: / brancheducation
Website: https://www.branch.education
On Facebook: / brancheducation
On Twitter: / teddytablante
On Insta: / brancheducation
इस वीडियो पर शोध करने और इसकी समीक्षा करने में मदद करने के लिए नेथन, पीटर और जैकब का धन्यवाद! वे फ्लोरिडा इंस्टीट्यूट फॉर साइबर सिक्योरिटी रिसर्च में डॉक्टरेट के छात्र हैं, और आप यहां उनके कार्यक्रम के बारे में अधिक जान सकते हैं - https://fics.institute.ufl.edu/
विषयसूची:
00:00 - कंप्यूटर मेमोरी का परिचय
00:47 - DRAM vs ssd
02:23 - वीडियो गेम लोड करना
03:25 - इस वीडियो के भाग
04:07 - नोट्स
06:10 - DRAM, DIMM और मेमोरी चैनल का परिचय
10:43 - crucial की sponsorship
12:09 - DRAM मेमोरी सेल के अंदर
15:28 - मेमोरी सेल्स की एक छोटी सी ऐरे
17:41 - DRAM से पढ़ना
19:38 - DRAM में लिखना
21:55 - DRAM को रिफ्रेश करना
23:16 - DRAM स्पीड क्यों महत्वपूर्ण है
25:06 - जटिल DRAM विषय: रो हिट
26:21 - DRAM टाइमिंग पैरामीटर्स
27:51 - 32 DRAM बैंक क्यों?
29:17 - DRAM बर्स्ट बफ़र्स
30:58 - सब ऐरे
32:02 - DRAM सेंस एम्पलीफायरों के अंदर
34:24 - आउट्रो टू DRAM
Key Branches from this video are: How do Solid State Drives Work?
Erratum:
At 10m 08s : Cicruit || Should be Circuit
At 21m 54s : 32 Bank Groups || Should be 32 Banks.
Script, Modeling, Animation: Teddy Tablante
Twitter: @teddytablante
Animation: Mike Radjabov
Modeling: Prakash Kakadiya
Voice Over: Sumit Gaur
Sound Design: www.drilu.mx
Music Editing: Luis Zuleta
Sound Effects: Paulo de los Cobos
Supervising Sound Editor and Mixer: Luis Huesca
Animation built using Blender 3.1.2 https://www.blender.org/
Post with Adobe Premiere Pro
References:
DDR5 SDRAM. JEDEC Standard. JESD79-5 July 2020
Dr. Cutress, Ian. "Insights into DDR5 Sub-Timings and Latencies". Oct 6th, 2020.
Dr. El-Maleh, Aiman. "Functions and Functional Blocks: Digital Logic Design" College of Computer Sciences and Engineering. King Fahd University of Petroleum and Minerals.
Hajimiri, Ali. Et al. "Design Issues in Cross-Coupled inverter Sense Amplifier". IEEE. Stanford University 1998
IBM. Understanding DRAM Operation. IBM 1996.
Jacob, Bruce. NG, Spencer W. Wang, David T. "Memory Systems: Cache, DRAM, Disk." Elsevier Inc. 2008
Keeth, Brent. Baker, R Jacob. Johnson, Brian. Lin, Feng. "DRAM Circuit Design: Fundamental and High-Speed Topics." IEE Press 2008.
Kim, Yoongu et. Al. "A Case for Exploiting Subarray-Level Parallelism in DRAM". Carnegie Mellon University
Lee, Donghuk et.al. "Tiered-Latency DRAM: A Low Latency and Low Cost DRAM Architecture. Carnegie Mellon University
Micron. "DDR4 SDRAM. MT40A4G4. MT40A2G8. MT40A1G16. 16Gb: x4, x8, x16 DDR4 SDRAM Features" Micron Technologies 2018
Micron. "DDR5 SDRAM Product Core Data Sheet DDR5SDRAM Features." Micron Technologies 2020
Ryan, Kevin J. Morzano, Christopher K. Li, Wen. "Write Data Masking for Higher Speed DRAMS" US Patent 6532180 B2 Mar. 11 2003.
Shilov, Anton. "SK Hynix Details DDR5-6400". ANANDTECH. Feb 26th, 2019.
Sunami, Hideo. "Dimension Increase in Metal-Oxide Semiconductor Memories and Transistors". From intechopen.com. From "Advances in Solid State Circuit Technologies". Apr 2010.
Wikipedia contributors. "CAS Latency". "DDR5 SDRAM". "Dynamics Random-Access Memory". "Memory Timing". "Synchronous Dynamic Random-Access Memory". Wikipedia, The Free Encyclopedia. Wikipedia, The Free Encyclopedia, Visited Nov 2022
#DRAM #CPU #Computer
Информация по комментариям в разработке