Приоритетный кодер рассматривается в следующих временных метках:
0:00 — Цифровая электроника — Комбинационные схемы
0:36 — Основы приоритетного кодера
1:54 — Работа приоритетного кодера
3:48 — Таблица истинности приоритетного кодера
6:39 — Решение приоритетного кодера с помощью карты K
11:45 — Схема приоритетного кодера
В этом видео рассматриваются следующие темы:
0. Комбинационные схемы
1. Кодер
2. Приоритетный кодер
3. Основы приоритетного кодера
4. Работа приоритетного кодера
5. Таблица истинности приоритетного кодера
6. Схема приоритетного кодера
Подробная программа курса цифровой электроники по главам выглядит следующим образом:
Глава 1. Представление чисел: • Number System in Digital Electronics
Двоичные, шестнадцатеричные, восьмеричные, десятичные, двоично-десятичные, целые числа и числа с плавающей точкой, перекодировка и т. д.
Глава 2 Булева алгебра: • Boolean Algebra in Digital Electronics
Законы булевой алгебры, SOP, POS, двойственные и самодвойственные булевы уравнения, Minterms, Maxterms, метод Куайна-МакКласки и т. д.
Глава 3 Логические вентили: • Logic Gate's in Digital Electronics
AND, OR, NOT, XOR, Реализация вентилей XNOR, NAND, NOR и схем с использованием универсальных вентилей.
Глава 4. Комбинаторные схемы: • Combinational Circuit in Digital Electronics
Минимизация функций с использованием булевых тождеств и многих других схем, таких как мультиплексор, демультиплексор, сумматор, вычитатель, декодер, кодер, сумматор с предпросмотром, генератор четных и нечетных чисел, приоритетный кодер и т. д.
Глава 5. Карта Карно: • Karnaugh Map in digital electronics
Основы IK-карты, импликанты, простые импликанты и сущностные простые числа, K-карта с 3, 4, 5 и 6 переменными, метод минимизации Куайна-МакКласки
Глава 6. Логические семейства: • Logic Families
DTL, RTL, TTL, КМОП, реализация булевых функций, стержневая диаграмма булевых функций, передающий вентиль КМОП и т. д.
Глава 7. Последовательные схемы: • Sequential Circuit
Тактирование и запуск по тактовому сигналу в последовательной схеме, защёлки, триггеры, ведущий-ведомый триггер, счётчики, сдвиговые регистры, конечные автоматы, конечный автомат Мили и конечный автомат Мура
Глава 8. Память, АЦП и ЦАП: • Memory, ADC, DAC
ПЗУ, ОЗУ, ПЛИС, PAL, ЦАП и АЦП
Глава 9. Практическое занятие по схемам цифровой электроники на Multisim: • Digital Electronics Experiments
Практическое занятие по логическим вентилям, сумматору, перекодировщику, компаратору, триггеру, счётчику, регистру и т. д.
Канал Engineering Funda посвящён инженерии и технологиям. Это видео относится к разделам «Цифровая электроника и комбинационные схемы».
#CombinationalCircuits #DigitalElectronics #DigitalLogicDesign @EngineeringFunda
Информация по комментариям в разработке