Важное объявление:
👉 Если вам интересно, присоединяйтесь к нашему мастер-классу уже сегодня! Запишитесь на нашу программу с эксклюзивной скидкой 80% — предложение действует ограниченное время.
Присоединяйтесь: https://rzp.io/rzp/QcGOsFO
1️⃣ Записи всех 30 дней занятий
2️⃣ Презентации всех 30 дней (скачать)
3️⃣ Более 4 эксклюзивных кодов проектов
4️⃣ VIP-группа сообщества (вопросы и новости о стажировке)
5️⃣ Письмо-подтверждение стажировки IETE
6️⃣ 180 дней доступа к курсам LMS
7️⃣ Задания и задачи
8️⃣ Признанные в отрасли сертификаты стажировки IETE + AICTE
9️⃣ Отчёт о стажировке
📥 Скачайте материалы: https://drive.google.com/file/d/1W02-...
В этой СБИС На мастер-классе мы пройдём путь от основ компьютерной архитектуры и цифровой электроники до продвинутого проектирования и верификации RTL.
Вы изучите конечные автоматы, концепции синхронизации и Verilog, а затем перейдёте к SystemVerilog, утверждениям, тестовым стендам и реальным мини-проектам, таким как UART и I2C. По мере продвижения вы приобретёте практический опыт работы с протоколами AMBA — APB, AHB и AXI — посредством кодирования и верификации.
Эта серия курсов призвана помочь новичкам стать уверенными учениками, предоставляя вам навыки и знания, необходимые для чёткого и уверенного начала работы в сфере СБИС.
Неделя 1: Основы (архитектура компьютеров + цифровая электроника)
День 1 – Введение в СБИС и план курса (фронтенд vs бэкенд, RTL vs верификация)
День 2 – Основы архитектуры компьютеров (ISA, ЦП, иерархия памяти, шины)
День 3 – Цифровая электроника, часть 1 (логические вентили, карта Карно, комбинационные схемы)
День 4 – Цифровая электроника, часть 2 (последовательные схемы, FF, защёлки, счётчики, введение в конечные автоматы)
День 5 – Углублённое изучение конечных автоматов (диаграммы Мура и Мили, диаграммы состояний → проектирование RTL)
День 6 – Основы синхронизации (установка/удержание, сдвиг тактовой частоты, основы STA)
День 7 – Обзор Verilog и области синхронизации Verilog.
Неделя 2: Основы SystemVerilog (проектирование + начало верификации)
День 8 – SystemVerilog для RTL (типы данных, операторы, always_comb, always_ff)
День 9 – SystemVerilog для верификации (классы, ООП, основы рандомизации)
День 10 – Почтовый ящик, очередь, событие, семафоры в SV
День 11 – Архитектура тестового стенда (стимул, монитор, табло, покрытие)
День 12 – Утверждения (основы SVA)
День 13 – Немедленные и параллельные утверждения. День 14 – Мини-проект: UART RTL + тестовый стенд (код)
Неделя 3: Расширенная разработка и проверка RTL
День 15 – Разработка памяти: однопортовая/двухпортовая RAM (RTL + TB)
День 16 – Разработка и проверка FIFO (асинхронный FIFO, основы CDC)
День 17 – Пересечение тактовых доменов (методы CDC: синхронизаторы)
День 18 – Ограничения в системном Verilog
День 19 – Мини-проект: Обсуждение спецификации I2C
День 20 – Мини-проект: I2C RTL + тестовый стенд для проверки
Неделя 4: Протоколы AMBA + основные проекты
День 21 – Обзор AMBA (введение в APB, AHB, AXI, временные диаграммы)
День 22 – Протокол APB – Часть 1 (СПЕЦИФИКАЦИЯ)
День 23 – Протокол APB – Часть 2 (КОД) РЕАЛИЗАЦИЯ)
День:24 – Протокол AHB – Часть 1 (чтение канала, пакеты, подтверждение VALID/READY)
День:25 – Протокол AHB – Часть 2 (запись канала, ответ, правила упорядочивания и код)
День:26 – Протокол AXI – Часть 1 (чтение канала, пакеты, подтверждение VALID/READY)
День:27 – Протокол AXI – Часть 2 (запись канала, ответ, правила упорядочивания)
День:28 – Протокол AXI – День кодирования (RTL + верификация TB)
День:29 – Покрытие SystemVerilog и утверждения для верификации протокола (APB/AXI)
День:30 – Итоговое подведение итогов + Консультации по выбору профессии в СБИС + Вопросы и ответы в режиме реального времени
#VLSI #SystemVerilog #RTL #Verification #AMBA #AXI #AHB #APB #Verilog #ЦифроваяЭлектроника #КомпьютернаяАрхитектура #ПроектированиеЧипов #Полупроводники #VLSICareer #pantechelearning
Подпишитесь на этот канал, чтобы получить доступ ко всем видео:
/ @pantechelearning
Компания Pantech рада объявить о запуске программы стажировок
📌Запишитесь сейчас: https://pantechelearning.com/internship/
Индивидуальные академические аппаратные проекты, прототипы и исследовательские проекты: https://forms.gle/6UVJRMETCSuWXhCr9
______________________________________________________________________________________
Подпишитесь на наш канал, чтобы получать больше обучающего контента, и нажмите на колокольчик, чтобы получать уведомления о наших новых публикациях.
► Подпишитесь: / @pantechelearning
Свяжитесь с Pantech E-Learning в социальных сетях, чтобы быть в курсе последних предложений, акций, бесплатных мероприятий и многого другого:
► Facebook: / pantechelearning
► Instagram: / pantechelearning
► LinkedIn: / pantechelearning
► Сайт: https://pantechelearning.com
► Twitter: https://x.com/...
Информация по комментариям в разработке